Intel aumentara el tamaño de la caché L1D y L2 con “Ice Lake”

0

La destacable microarquitectura de CPU de Intel, diseñada para el proceso de fabricación de los 10nm, cuyo nombre en código es “Ice Lake“, podría introducir el primer rediseño principal en más de tres años. Los entusiastas que presenciaron las presentaciones de la base de datos Geekbench y las muestras de ingeniería de procesadores “Ice Lake” de doble núcleo notaron algo curioso: Intel ha aumentado los tamaños de caché L1 y L2 de generaciones anteriores.


La memoria Caché de datos L1 se ha ampliado a 48KB, de unos 32KB de “Coffee Lake” actual y, lo que es más interesante, la memoria caché L2 se ha duplicado en tamaño a 512KB, desde 256KB. La memoria caché de instrucción L1 todavía tiene un tamaño de 32KB, mientras que la memoria caché L3 compartida para este chip de doble núcleo es de 4MB. El chip “Ice Lake” en cuestión sigue siendo una versión “general” de la microarquitectura, y no una versión empresarial, que ha tenido una jerarquía de caché “rebalanceada” desde “Skylake-X”, que combinaba grandes cachés L2 de 1MB con cachés L3 compartidos relativamente más pequeños.